ADPLL相关论文
在全数字锁相环中数控振荡器和由∑△调制器所构成的系统是一个规模很大的电路.采用传统的电路级描述难以在现有的EDA工具中仿真。......
全数字锁相环(ADPLL)在数字领域中得到广泛的应用;针对目前锁相环功能单一、设计不灵活和设计效率低等缺点,利用硬件描述语言设计了......
USB2.0协议规定了高速模式下的数据传输速度为480Mbps,可满足图像、音频信号等数据传输的要求.本文论述了USB2.0中链路层数据的传......
简单介绍了全数字锁相环(ADPLL)的工作原理,详细论述了一种可增大全数字锁相环同步范围的数控振荡器的设计方法,并给出了部分VHDL设计......
文章介绍了全数字锁相环的基本结构与工作原理,提出了采用改进型数字鉴频鉴相器与数字环路滤波器实现全数字锁相环的方法,采用Veri......
设计了一个低抖动、高分辨率的线性DCO。该DCO由9级单端倒相器构成,通过分析输出时钟抖动、分辨率与每级倒相器尺寸之间的关系,找到......
本文通过将基于周期分割的时钟倍频方法和ADPLL方法结合起来,将ADPLL中的鉴相和滤波方法引入到周期分割方法中,通过修改误差补偿算......
在比较电力系统频率跟踪技术中软硬件同步优缺点的基础上,提出了一种基于FPGA的全数字锁相环(ADPLL)电路实现电力系统频率跟踪的技术......